板廠阻抗控制5%為什么那么難?這個因素就可能把誤差占滿了!
2023-02-07
DDR調試不通?先別扔,這個操作可能幫你逆襲!
2023-02-02
“一秒”讀懂串擾對信號傳輸時延的影響
2023-01-10
ODT在手,DDR5布線可以任性走?
2022-12-27
電容這段走線影響這么大?
2022-12-21
性能逆天的這種電容,你見過嗎?
2022-12-12
封裝基板出廠100歐姆,測試85歐姆?
2022-12-07
PCB信號仿真之為什么DDR走線要同組同層?
2022-12-01
這種讓人崩潰到進醫院的阻抗標注你做過嗎?
2022-11-28
PCB設計仿真之探討源端串聯端接
2022-11-22
PCB設計---深入淺出的反彈圖
2022-11-17
實例解析傳輸線損耗
2022-11-07
新話題來啦!仿真與理論的完美結合---開篇
2022-11-02
不改平面不加層,微調走線抬電平
2022-10-24
表層微帶線從兩端測試阻抗不一樣?什么情況...
2022-10-24
關于DDR4的繞等長,您想知道的這本書上都有
2022-09-24
昔日紅極一時,如今重出江湖,這種按鍵位要怎么設計
2022-09-24
幾個MIL的誤差就導致高速傳輸有誤碼啦!
2022-08-23
高速串行
仿真
電源
拓撲
阻抗
微帶線
串擾
通流
雙DIE
顆粒
PCB
PCBA
過孔
DFM
DDR4
示波器
T拓撲
Flash
NAND
eMMC
PCB設計
變量
加工
單DIE
設計
繞線
模態
SMD
1.6T光模塊-mSAP-HDI
成品孔徑
鉆咀
-網絡分析儀
包地
分割
S參數
參考平面
油墨塞孔
spec
串行
基頻
轉移阻抗
等長
補償
回流焊
匹配
紋波
PDN
疊層
PCB生產
制板與疊層
生產與高速
回路電感
傳輸線
反射
EMC
進階串擾
高速
測試
壓降
電容
諧振
端接
電平
雙向
串阻
PCIE
光模塊
插損
回損
協議
DDR
實驗室
夾具
損耗
速率
眼圖
PCB加工
加工與疊層
ibis模型
如煙情懷系列
基礎理論與學習筆記